Methods 电子书

RISC-V(中文版)

Methods-贸泽技术与解决方案杂志,及时了解技术创新与工程设计方面的重要资讯。

Issue link: https://trendsintech.mouser.com/i/1538433

Contents of this Issue

Navigation

Page 10 of 37

是 同 类 产品 的 一 半,并 具 有 D D R 4 和 1.6Gbps LVDS接口。集成的硬IP包括 一 个双P CIe端 点 / 根 端口和 一 个加密 处 理器。这 些芯片为安 全关键 型设 计 和许多安全性功能提供了系统控制器 挂起模式。 Microchip/Microsemi的PolarFire 视频套件 (MPF300 -VIDEO -KIT-NS) 采用双摄像头传感器以及诸多显示接 口,可对4K图像处理和渲染进行高性 能 评估。该套 件展示各类常用成像和 视频协议,包括MIPI CSI-2 T X、MIPI CSI-2 RX、HDMI 1.4 TX、HDMI 2.0、DSI 和HD/3G SDI 。该套 件采用30 0K LE PolarFire FPG A、DDR4和SPI闪存, 适合低功耗中带宽成像应用。 安全性功能和 FPGA配置 这 些F P G A 的安 全 性功 能 包 括差分功 率分析 (DPA) 位流 保 护、物理不可克 隆功能 (PUF )、5 6K b安 全e N V M、篡 改 检 测 器 和对 策、F P G A 、μPR O M 和 sNVM的摘要完整性检查、真随机数发 生器以 及C R I D PA 对 策 直 通 许可证 。 内存支持单错 纠正和双错检 测 。CPU 设 计对Spec tre和Meltdown攻击免 疫,而内置加密处 理器对侧通 道攻击 免疫。此内核是与SiFive和UltraSoC 联手开发的。 在 任 一 器 件 中 实 现 R I S C - V 软 处 理 器 都 需 要 在 基 本 配 置 中 使 用 1 0 k 个 门 电 路 , 在 具 有 单 精 度 浮 点 版 本 中 使 用26 k个 门电 路(表 1)。用户使 用面 向 嵌 入 式 开发 人 员 的 L i b e r o ® S o C 1 2. 3 FP G A设 计 套 件和基 于Eclips e 的Sof tConsole 6.2 IDE可马上开始 设 计。现在,设 计人 员甚至 可以使 用 Antmicro的Renode(一种微处理器 子系统的虚拟模型)来调试其嵌入式 应用。 另一个软核示例 L at t ice S e mico n du c to r R IS C-V MC CPU软IP也是一个出色的FPGA/ RISC-V组合示例,其包括一个32位处 理器内核、可选定时器以及可编程中 断控制器 (PIC)。CPU内核支持RV32I 指 令 集 、外 部 中 断、J TA G 、G D B 和 OpenOCD调试。其具有五级流水线, 并支持AHB-L总线标准。 芯 片 设 计 是 使 用L a t t i ce P r o p e l Builder软件在VerilogHDL中实现的。 此器件可用于具有2.5Gbps Hardened MIPI D-PHY、5Gbps PCIe、1.5Gbps可 编程I/O和DDR3接口的CrossLink-NX 器件,或具有硬件信任根和双启动以及 4300或9600 LE的MachXO3D高安全 性FPGA。 高性能RISC-V 硬核处理器 M i c r o c h i p/ M i c r o s e m i 还 推 出了 RISC-V 硬核 处 理器,其 具有五个内 核,即四个处理器内核和一个监控内 核,且均为R V6 4 6 4位系统 。该SoC 具有包括18 x 18 MACC、PLL和DLL 的PolarFire FPGA 架构(图1)。 图1:功能强大的五核PolarFire SoC(片 上系统)FPGA有四个版本,封装尺寸从 11 mm x 11 mm至16 mm x 16 mm不等 (图源:Microchip) RISC-V软核CPU LE CoreMark评分 浮点精度 CORE RISCV AXI4 10k 0.17-2.77 不适用 Mi V RV32IMAF L1 AHB 26k 2.01 单精度 Mi V RV32IMA L1 AHB 10k 2.01 不适用 Mi V RV32IMA L1 AXI 10k 2.01 不适用 | 10

Articles in this issue

view archives of Methods 电子书 - RISC-V(中文版)